搜索
基于信號完整性分析的高速PCB設計信號完整性是指電路系統中信號的質量。如果在要求的時間內,信號能夠不失真地從源端傳送到接收端,就稱該信號是完整的。隨著半導體工藝的迅猛發展、IC開關輸出速度的提高,信號完整性問題(包括信號過沖與下沖、振鈴、反射、串擾、地彈等)已成為高速PCB設計必須關注的問題之一...
2014/09/19
9386
基于高速PCB互連設計中的測試技術講解PCB互連設計技術包括測試、仿真以及各種相關標準,其中測試是驗證各種仿真分析結果的方法和手段。優秀的測試方法和手段是保證PCB互連設計分析的必要條件,對于傳統的信號波形測試,主要應當關注的是探頭引線的長度...
2014/09/18
8206
高速高密度PCB設計的關鍵技術與進展與傳統的PCB設計相比,高速高密度PCB設計有若干關鍵技術問題,需要開發新的設計技術,有很多理論問題和技術問題尚待深入研究。同時,對高速高密度PCB要求越來越高,使高速高密度PCB設計不斷面臨新的問題;大量相關研究成果的不斷出現,推動高速高密度PCB設計技術不斷發展
2014/09/18
6542
PCB設計中的問題解析怎樣調整走線的拓撲架構來提高信號的完整性?這種網絡信號方向比較復雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解...
2014/09/18
5768
淺談PCB的阻抗控制隨著電路設計日趨復雜和高速,如何保證各種信號(特別是高速信號)完整性,也就是保證信號質量,成為難題。此時,需要借助傳輸線理論進行分析,控制信號線的特征阻抗匹配成為關鍵,不嚴格的阻抗控制,將引發相當大的信號反射和信號失真,導致設計失敗。常見的信號,如PCI總線、PCI-E總線、USB、以太網、DDR內存、LVDS信號等,均需要進行阻抗控制....
2014/09/18
8063