華秋PCB
高可靠多層板制造商
華秋SMT
高可靠一站式PCBA智造商
華秋商城
自營現(xiàn)貨電子元器件商城
PCB Layout
高多層、高密度產(chǎn)品設(shè)計
鋼網(wǎng)制造
專注高品質(zhì)鋼網(wǎng)制造
BOM配單
專業(yè)的一站式采購解決方案
華秋DFM
一鍵分析設(shè)計隱患
華秋認(rèn)證
認(rèn)證檢測無可置疑
首頁>技術(shù)中心>詳情
阻抗控制目的:
為了最小化反射的負(fù)面影響,一定要有解決辦法去控制它們。本質(zhì)上,有三個方法可以減輕反射的負(fù)面影響。
第一個方法是降低系統(tǒng)頻率以便在另一個信號加到傳輸線上之前傳輸線的反射達(dá)到穩(wěn)態(tài),這個對于高速系統(tǒng)通常是不可能的,因為它需要降低操作頻率,成為低速系統(tǒng)。
第二個方法縮短PC B走線以便反射在短時間達(dá)到穩(wěn)態(tài),這也是不實(shí)際的因為通常這樣做會增加PC B板層,成本提高很多。此外縮短走線在某種情況下在物理上也是不可能的。
第三個方法就是在傳輸線的兩端用等于線的特征阻抗的阻抗端接傳輸線以排除反射。
控制信號傳輸路徑特征阻抗保持恒定,反射系數(shù)為0,意味著傳輸路徑上沒有反射,這種情況就稱為阻抗匹配。此時信號將理想地傳遞到終端。
PCB跡線阻抗控制:
組件自身可以顯示特性阻抗,因此必須選擇PC B跡線阻抗來匹配使用中的所有邏輯系列的特性阻抗(對于 CMOS 和TTL,特性阻抗的范圍是 50 到 110 歐姆)。為了最好地將信號從源傳送到負(fù)載,跡線阻抗必須匹配發(fā)送設(shè)備的輸出阻抗和接收設(shè)備的輸入阻抗。
如果連接兩個設(shè)備的的 PCB 跡線的阻抗不匹配設(shè)備的特性阻抗,在負(fù)載設(shè)備可以進(jìn)入新的邏輯狀態(tài)之前將會發(fā)生多次反射。結(jié)果將可能導(dǎo)致高速數(shù)字系統(tǒng)中的切換時間或隨機(jī)錯誤增加。為此線路設(shè)計工程師和 PCB 設(shè)計廠商必須仔細(xì)指定跡線阻抗值及其誤差。
所以阻抗控制技術(shù)在高速PCB設(shè)計中顯得尤其重要。阻抗控制技術(shù)包括兩個含義:①阻抗控制的PCB信號線是指沿高速PCB信號線各處阻抗連續(xù),也就是說同一個網(wǎng)絡(luò)上阻抗是一個常數(shù)。②阻抗控制的PCB板是指PCB板上所有網(wǎng)絡(luò)的阻抗都控制在一定的范圍以內(nèi)如20~75Ω。線路板成為“可控阻抗板”的關(guān)鍵是使所有線路的特性阻抗?jié)M足一個規(guī)定值,通常在25歐姆和70歐姆之間。
......
更多內(nèi)容:點(diǎn)擊下載
上一篇:一種漸薄型孔無銅原因分析
下一篇:EMI/EMC設(shè)計秘籍——電子產(chǎn)品設(shè)計工程師必備手冊
自定義數(shù)量數(shù)量需為50的倍數(shù),且大于10㎡
近期更新
查看全部>
新聞中心
掃描二維碼咨詢客戶經(jīng)理
關(guān)注華秋電路官方微信
實(shí)時查看最新訂單進(jìn)度
聯(lián)系我們:
工作時間:
阻抗控制目的:
為了最小化反射的負(fù)面影響,一定要有解決辦法去控制它們。本質(zhì)上,有三個方法可以減輕反射的負(fù)面影響。
第一個方法是降低系統(tǒng)頻率以便在另一個信號加到傳輸線上之前傳輸線的反射達(dá)到穩(wěn)態(tài),這個對于高速系統(tǒng)通常是不可能的,因為它需要降低操作頻率,成為低速系統(tǒng)。
第二個方法縮短PC B走線以便反射在短時間達(dá)到穩(wěn)態(tài),這也是不實(shí)際的因為通常這樣做會增加PC B板層,成本提高很多。此外縮短走線在某種情況下在物理上也是不可能的。
第三個方法就是在傳輸線的兩端用等于線的特征阻抗的阻抗端接傳輸線以排除反射。
阻抗控制目的:
控制信號傳輸路徑特征阻抗保持恒定,反射系數(shù)為0,意味著傳輸路徑上沒有反射,這種情況就稱為阻抗匹配。此時信號將理想地傳遞到終端。
PCB跡線阻抗控制:
組件自身可以顯示特性阻抗,因此必須選擇PC B跡線阻抗來匹配使用中的所有邏輯系列的特性阻抗(對于 CMOS 和TTL,特性阻抗的范圍是 50 到 110 歐姆)。為了最好地將信號從源傳送到負(fù)載,跡線阻抗必須匹配發(fā)送設(shè)備的輸出阻抗和接收設(shè)備的輸入阻抗。
如果連接兩個設(shè)備的的 PCB 跡線的阻抗不匹配設(shè)備的特性阻抗,在負(fù)載設(shè)備可以進(jìn)入新的邏輯狀態(tài)之前將會發(fā)生多次反射。結(jié)果將可能導(dǎo)致高速數(shù)字系統(tǒng)中的切換時間或隨機(jī)錯誤增加。為此線路設(shè)計工程師和 PCB 設(shè)計廠商必須仔細(xì)指定跡線阻抗值及其誤差。
所以阻抗控制技術(shù)在高速PCB設(shè)計中顯得尤其重要。阻抗控制技術(shù)包括兩個含義:①阻抗控制的PCB信號線是指沿高速PCB信號線各處阻抗連續(xù),也就是說同一個網(wǎng)絡(luò)上阻抗是一個常數(shù)。②阻抗控制的PCB板是指PCB板上所有網(wǎng)絡(luò)的阻抗都控制在一定的范圍以內(nèi)如20~75Ω。線路板成為“可控阻抗板”的關(guān)鍵是使所有線路的特性阻抗?jié)M足一個規(guī)定值,通常在25歐姆和70歐姆之間。
......
更多內(nèi)容:點(diǎn)擊下載
上一篇:一種漸薄型孔無銅原因分析
下一篇:EMI/EMC設(shè)計秘籍——電子產(chǎn)品設(shè)計工程師必備手冊